Diseño de un procesador analógico-digital para la implementación integrada de redes neuronales en sistemas de bajo consumo

Javier Alejandro Martínez Nieto, María Teresa Sanz-Pascual, Nicolás J. Medrano-Marqués, Belén Calvo López. Diseño de un procesador analógico-digital para la implementación integrada de redes neuronales en sistemas de bajo consumo. Research in Computing Science, 116:65-79, 2016. [doi]

@article{NietoSML16,
  title = {Diseño de un procesador analógico-digital para la implementación integrada de redes neuronales en sistemas de bajo consumo},
  author = {Javier Alejandro Martínez Nieto and María Teresa Sanz-Pascual and Nicolás J. Medrano-Marqués and Belén Calvo López},
  year = {2016},
  url = {http://rcs.cic.ipn.mx/2016_116/Diseno%20de%20un%20procesador%20analogico-digital%20para%20la%20implementacion%20integrada%20de%20redes%20neuronales.pdf},
  researchr = {https://researchr.org/publication/NietoSML16},
  cites = {0},
  citedby = {0},
  journal = {Research in Computing Science},
  volume = {116},
  pages = {65-79},
}